TUGAS PENDAHULUAN 1




Tugas Pendahuluan 1 Modul 2
(Percobaan 1 Kondisi 19)

1. Kondisi
[Kembali]

    Kondisi  →Percobaan 1 Kondisi 19
   Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan 1 dengan ketentuan input B0=1, B1=dont care, B2=don’t care, B3=don’t care, B4=don’t care, B5=0, B6=don’t care led diganti logicprobe


2. Gambar Rangkaian Simulasi [Kembali]




3. Video Simulasi [Kembali]




4. Prinsip Kerja Rangkaian [Kembali]
Gambar rangkaian di atas merupakan gambar rangkaian J-K Flip Flop dan D Flip Flop dengan ketentuan B0=1, B1=dont care, B2=dont'care, B3=don't care, B4= don't care, B5=0, B6=don't care. Flip flop merupakan rangkaian elektronika yang memiliki dua kondisi stabil dan dapat digunakan untuk menyimpan informasi. Pada gambar rangkaian di atas, tepatnya pada bagian J-K flip flop di terlihat bahwa untuk kaki R (reset) dihubungkan ke B0, dan bernilai 1. Untuk kaki S (set) dihubungkan  ke B1 dimana untuk nilainya sendiri adalah 1. Untuk kaki J dihubungkan ke B2 dengan nilai 1, untuk clk dihubungkan ke B3 dimana posisi clock disini adalah aktif low, yang akan aktif jika bernilai 0. Selanjutnya, untuk kaki K dihubungkan ke B4 dengan nilai 1. Hal yang harus kita perhatikan adalah posisi clocknya, apakah dia aktif high atau aktif low. Berhubung aktif low, maka rangkaian ini akan aktif pada inputan bernilai 0. Dapat dilihat bahwa seperti yang sudah dijelaskan sebelumnya, bahwa yang bernilai 1 adalah di kaki S, sehingga S tidak aktif. Dengan tidak aktifnya S ini, maka membuat outputnya bernilai 0 yaitu pada bagian Q, sedangkan untuk Q' bernilai kebalikan dari Q yaitu 1. Untuk J dan K,tidak aktif karenaberlogika 1 dimana syarat aktif berdasarkan clocknya tadi adalah 0. Jadi yang berperan penting disini adalah S dan R karena inputan S bernilai 1 sehingga tidak aktif, sehingga untuk keluarannya bernilai 0 untuk Q dan 0 untuk Q'.
Untuk Rangkaian D flip flop, B5 dihubungkan ke kaki D, dimana input yang diberikan adalah bernilai 0. Kemudian B6 dihubungkan ke clock dimana nilainya adalah 1. Kita mengetahui bahwa sebelumnya, rangkaian ini akan aktif jika berada pada kondisi low, dimana inputnya bernilai 0. Dan yang bernilai 0 pada inputan D. Namun pada S dan R nya bernilai logika 0 sehingga untuk hasil output yang dihasilkan adalah 0 karena hanya nya akan aktif saat ACTIVE LOW. Sehingga hasil outputnya adalah Q=0 dan untuk Q'=1. 

5. Link Download [Kembali]
Download HMTL
Download Simulasi Rangkaian klik disini
Download Video Praktikum
Download Datasheet 74LS112 klik disini
Download Datasheet 7474 klik disini
Download Datasheet Switch klik disini


Tidak ada komentar:

Posting Komentar

Entri yang Diunggulkan

MODUL 3 KOMUNIKASI

DAFTAR ISI      1. Pendahuluan      2. Tujuan      3. Alat dan Bahan      4. Dasar Teori      5. Percobaan Percobaan ... T...